亚洲香蕉成人av网站在线观看_欧美精品成人91久久久久久久_久久久久久久久久久亚洲_热久久视久久精品18亚洲精品_国产精自产拍久久久久久_亚洲色图国产精品_91精品国产网站_中文字幕欧美日韩精品_国产精品久久久久久亚洲调教_国产精品久久一区_性夜试看影院91社区_97在线观看视频国产_68精品久久久久久欧美_欧美精品在线观看_国产精品一区二区久久精品_欧美老女人bb

首頁 > 學院 > 開發設計 > 正文

Vivado-zynq7000 的PS側開發相關文檔

2019-11-14 09:09:08
字體:
來源:轉載
供稿:網友

      C__Users_lidalin_Documents_XilinxDocs_User_Documents_101.96.8.164_documentation_sw_manuals_xilinx2016_3_oslib_rm.pdf

                                      OS and Libraries Document Collection

UG940   Vivado Design SuiteTutorialEmbedded PRocessor HardwareDesign

Table of ContentsRevision History ......................................................................................................................................................2Programming and Debugging Embedded Processors................................................................................................5Overview.................................................................................................................................................................5Hardware and Software Requirements..................................................................................................................5Tutorial Design Descriptions...................................................................................................................................5Locating Tutorial Design Files.................................................................................................................................7Lab 1: Building a Zynq-7000 AP SoC Processor Design...............................................................................................8Introduction............................................................................................................................................................8Step 1: Start the Vivado IDE and Create a Project..................................................................................................8Step 2: Create an IP Integrator Design ................................................................................................................ 10Step 3: Debugging the Block Design.................................................................................................................... 17Step 4: Generate HDL Design Files ...................................................................................................................... 20Step 5: Implement Design and Generate Bitstream............................................................................................ 22Step 6: Export Hardware to SDK.......................................................................................................................... 23Step 7: Create a Software application................................................................................................................. 24Step 8: Run the Software Application ................................................................................................................. 26Step 9: Connect to the Vivado Logic Analyzer..................................................................................................... 30Conclusion ........................................................................................................................................................... 36Lab Files............................................................................................................................................................... 36Lab 2: Zynq-7000 AP SoC Cross-Trigger Design....................................................................................................... 37Introduction......................................................................................................................................................... 37Step 1: Start the Vivado IDE and Create a Project............................................................................................... 37Step 2: Create an IP Integrator Design ................................................................................................................ 38Step 3: Implement Design and Generate Bitstream............................................................................................ 47Step 4: Export Hardware to SDK.......................................................................................................................... 48Step 5: Build Application Code in SDK ................................................................................................................. 49Step 6: Connect to Vivado Logic Analyzer........................................................................................................... 60Step 7: Setting the Processor to Fabric Cross Trigger.......................................................................................... 63Step 8: Setting the Fabric to Processor Cross-Trigger......................................................................................... 65Conclusion ........................................................................................................................................................... 66Lab Files............................................................................................................................................................... 67Send FeedbackEmbedded Processor Hardware Design www.xilinx.com 4UG940 (v2016.3) October 19, 2016Lab 3: Using the Embedded MicroBlaze Processor................................................................................................. 68Introduction......................................................................................................................................................... 68Step 1: Invoke the Vivado IDE and Create a Project............................................................................................ 69Step 2: Create an IP Integrator Design ................................................................................................................ 70Step 3: Memory-Mapping the Peripherals in IP Integrator................................................................................. 82Step 4: Validate Block Design .............................................................................................................................. 85Step 5: Generate Output Products...................................................................................................................... 85Step 6: Create a Top-Level Verilog Wrapper....................................................................................................... 86Step 7: Take the Design through Implementation .............................................................................................. 87Step 8: Exporting the Design to SDK.................................................................................................................... 87Step 9: Create a “Peripheral Test” Application ................................................................................................... 88Step 10: Executing the Software Application on a KC705 Board......................................................................... 94Step 11: Connect to Vivado Logic Analyzer......................................................................................................... 99Step 12: Setting the MicroBlaze to Logic Cross Trigger..................................................................................... 102Step 13: Setting the Logic to Processor Cross-Trigger....................................................................................... 105Conclusion ......................................................................................................................................................... 106Lab Files............................................................................................................................................................. 106Legal Notices.......................................................................................................................................................... 107Please Read: Important Legal Notices............................................................................................................... 107

UG821                         Zynq-7000 All Programmable SoC Software Developers Guide

Table of Contents

Chapter 1: Introduction to Programming with Zynq-7000 AP SoC DevicesOverview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5Architectural Decisions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6Operating System (OS) Considerations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

Chapter 2: Software Application Development FlowsIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9Software Tools Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10Bare-Metal Device Driver Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14Bare-Metal Application Development . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17linux Application Development . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21Additional Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26

Chapter 3: Boot and Configuration   啟動和配置Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27Boot Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28Boot Stages. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28Boot Image Creation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48BootROM Header Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51

Chapter 4: LinuxIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Git Server and Gitk Command. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Linux BSP Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53U-Boot. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54

Appendix A: Using BootgenIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55BIF File Syntax . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55Initialization Pairs and the INT File Attribute. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58Encryption Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59Authentication Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60

UG1043        Embedded SystemTools ReferenceManual

Table of ContentsRevision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2Chapter 1: Embedded System and Tools Architecture OverviewDesign Process Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6Vivado Design Suite Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8Software Development Kit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9Chapter 2: GNU Compiler ToolsOverview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12Compiler Framework . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12Common Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14MicroBlaze Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29ARM Cortex-A9 Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46Other Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48Chapter 3: Xilinx System DebuggerSDK System Debugger . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50Xilinx System Debugger Command-Line Interface (XSDB) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51Chapter 4: Flash Memory ProgrammingOverview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Program Flash Utility . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53Other Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55Appendix A: GNU UtilitiesGeneral Purpose Utility for MicroBlaze Processors. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60Utilities Specific to MicroBlaze Processors. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60Other Programs and Files . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63Appendix B: Additional Resources and Legal NoticesXilinx Resources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Solution Centers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Documentation Navigator and Design Hubs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Send FeedbackUG1043 (v2016.3) October 5, 2016Embedded System Tools Reference Manual www.xilinx.com 4UG1043 (v2016.1) April 06, 2016References . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65Training Resources. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65Please Read: Important Legal Notices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66


發表評論 共有條評論
用戶名: 密碼:
驗證碼: 匿名發表
亚洲香蕉成人av网站在线观看_欧美精品成人91久久久久久久_久久久久久久久久久亚洲_热久久视久久精品18亚洲精品_国产精自产拍久久久久久_亚洲色图国产精品_91精品国产网站_中文字幕欧美日韩精品_国产精品久久久久久亚洲调教_国产精品久久一区_性夜试看影院91社区_97在线观看视频国产_68精品久久久久久欧美_欧美精品在线观看_国产精品一区二区久久精品_欧美老女人bb
中文字幕精品www乱入免费视频| 午夜精品一区二区三区在线视| 久久久久久91香蕉国产| 亚洲国产精品999| 国产精品入口福利| 亚洲国产成人爱av在线播放| 久久色精品视频| www日韩中文字幕在线看| 51午夜精品视频| 亚洲影视中文字幕| 日韩在线观看网址| 精品久久久免费| 中文字幕日韩欧美在线| 精品成人av一区| 精品亚洲夜色av98在线观看| 亚洲福利视频网| 91av在线不卡| 欧美性视频精品| 精品久久国产精品| 精品久久久久久久久久久久久久| 亚洲一区二区三区成人在线视频精品| 欧美孕妇毛茸茸xxxx| 亚洲精品一区在线观看香蕉| 国产精品亚洲美女av网站| 久久视频精品在线| 亚洲国产成人精品久久| 亚洲美女自拍视频| 亚洲aⅴ日韩av电影在线观看| 欧美日韩国产精品| 久久久伊人欧美| 亚洲国产成人精品一区二区| 日韩av网站大全| 91综合免费在线| 亚洲人成网站在线播| 国产99久久精品一区二区永久免费| 久久精品亚洲热| 国产精品美女999| 91亚洲精品一区二区| 日韩女优人人人人射在线视频| 成人黄色av网| 亚洲一二三在线| 国产亚洲综合久久| 精品人伦一区二区三区蜜桃免费| 国产精品午夜国产小视频| 亚洲一区二区三区在线视频| 亚洲国产成人在线播放| 中文字幕日韩在线播放| 在线观看亚洲视频| 日韩少妇与小伙激情| 奇米四色中文综合久久| 欧美成人国产va精品日本一级| 欧美在线视频观看免费网站| 亚洲欧美日韩精品久久| 欧美精品日韩www.p站| 久久99久久99精品中文字幕| 不卡av在线网站| 久久99久久久久久久噜噜| 国产成人在线一区二区| 日韩免费电影在线观看| 亚洲精品福利在线观看| 国产精品电影久久久久电影网| 成人黄色中文字幕| 中文字幕在线看视频国产欧美| 日韩精品丝袜在线| 一区二区亚洲精品国产| 欧美午夜精品久久久久久浪潮| 国产日韩在线精品av| 538国产精品一区二区在线| 精品日本高清在线播放| 91免费精品国偷自产在线| 国产精品扒开腿做爽爽爽男男| 98视频在线噜噜噜国产| 国产亚洲欧美日韩一区二区| 欧美激情乱人伦| 久热精品视频在线观看一区| 国内免费精品永久在线视频| 欧美精品激情blacked18| 欧美日韩国产成人在线观看| 国产午夜精品美女视频明星a级| 中文字幕亚洲欧美日韩在线不卡| 国产精品美女呻吟| 久久999免费视频| 日韩欧美在线免费| 精品久久久久久久久国产字幕| 欧美日韩激情视频| 韩国19禁主播vip福利视频| 欧美视频在线观看免费| 日韩三级成人av网| 中文字幕亚洲国产| 亚洲国产天堂久久国产91| 久久久综合av| 在线精品播放av| 亚洲www永久成人夜色| 久久精品国产亚洲一区二区| 奇米影视亚洲狠狠色| 伊人久久久久久久久久久久久| 日韩电影中文字幕| 国产精品久久久久久影视| 日韩在线视频观看| 久久久亚洲福利精品午夜| 成人在线国产精品| 国产97免费视| 精品亚洲一区二区三区| 国产一区二区三区四区福利| www.日韩不卡电影av| 亚洲999一在线观看www| 欧美日韩另类字幕中文| 久久中文字幕在线| 国产精自产拍久久久久久蜜| 国产精品福利观看| 国产午夜精品全部视频在线播放| 久久黄色av网站| 欧美国产高跟鞋裸体秀xxxhd| 国产精品久久久久影院日本| 国产成人a亚洲精品| 欧美日韩精品在线观看| 亚洲第一精品电影| 日韩美女视频中文字幕| 亚洲国产精品va在线观看黑人| 国产精品视频地址| 奇米4444一区二区三区| 在线国产精品播放| 成人春色激情网| 久久国产一区二区三区| 午夜精品福利电影| 国产精品精品视频一区二区三区| 欧美成人在线免费| 中文综合在线观看| 2018中文字幕一区二区三区| 国产日韩欧美中文在线播放| 国产激情视频一区| 国产一区二区在线播放| 国产91精品青草社区| 中文字幕一精品亚洲无线一区| 欧美色视频日本高清在线观看| 亚洲精品一区av在线播放| 日韩久久午夜影院| 在线精品国产成人综合| 亚洲视频免费一区| 欧美在线www| 国产综合在线视频| 2018中文字幕一区二区三区| 亚洲aⅴ日韩av电影在线观看| 日韩精品丝袜在线| 日韩小视频网址| 欧美激情喷水视频| 色妞欧美日韩在线| 国产99久久精品一区二区 夜夜躁日日躁| 亚洲v日韩v综合v精品v| 欧美黑人视频一区| 亚洲性夜色噜噜噜7777| 久久久久久香蕉网| 77777少妇光屁股久久一区| 亚洲福利视频在线| 狠狠躁夜夜躁人人爽天天天天97| 亚洲精品久久久久国产| 国产精品扒开腿做爽爽爽男男| 亚洲丝袜一区在线| 日本久久久久久久久| 欧美成人一区在线| 国产一区二区精品丝袜| 96pao国产成视频永久免费| 国产精品露脸自拍| 日韩欧美成人精品|