亚洲香蕉成人av网站在线观看_欧美精品成人91久久久久久久_久久久久久久久久久亚洲_热久久视久久精品18亚洲精品_国产精自产拍久久久久久_亚洲色图国产精品_91精品国产网站_中文字幕欧美日韩精品_国产精品久久久久久亚洲调教_国产精品久久一区_性夜试看影院91社区_97在线观看视频国产_68精品久久久久久欧美_欧美精品在线观看_国产精品一区二区久久精品_欧美老女人bb

首頁 > 學院 > 開發設計 > 正文

Vivado-zynq7000 的PS側開發相關文檔

2019-11-14 08:50:11
字體:
來源:轉載
供稿:網友

      C__Users_lidalin_Documents_XilinxDocs_User_Documents_101.96.8.164_documentation_sw_manuals_xilinx2016_3_oslib_rm.pdf

                                      OS and Libraries Document Collection

UG940   Vivado Design SuiteTutorialEmbedded PRocessor HardwareDesign

Table of ContentsRevision History ......................................................................................................................................................2Programming and Debugging Embedded Processors................................................................................................5Overview.................................................................................................................................................................5Hardware and Software Requirements..................................................................................................................5Tutorial Design Descriptions...................................................................................................................................5Locating Tutorial Design Files.................................................................................................................................7Lab 1: Building a Zynq-7000 AP SoC Processor Design...............................................................................................8Introduction............................................................................................................................................................8Step 1: Start the Vivado IDE and Create a Project..................................................................................................8Step 2: Create an IP Integrator Design ................................................................................................................ 10Step 3: Debugging the Block Design.................................................................................................................... 17Step 4: Generate HDL Design Files ...................................................................................................................... 20Step 5: Implement Design and Generate Bitstream............................................................................................ 22Step 6: Export Hardware to SDK.......................................................................................................................... 23Step 7: Create a Software application................................................................................................................. 24Step 8: Run the Software Application ................................................................................................................. 26Step 9: Connect to the Vivado Logic Analyzer..................................................................................................... 30Conclusion ........................................................................................................................................................... 36Lab Files............................................................................................................................................................... 36Lab 2: Zynq-7000 AP SoC Cross-Trigger Design....................................................................................................... 37Introduction......................................................................................................................................................... 37Step 1: Start the Vivado IDE and Create a Project............................................................................................... 37Step 2: Create an IP Integrator Design ................................................................................................................ 38Step 3: Implement Design and Generate Bitstream............................................................................................ 47Step 4: Export Hardware to SDK.......................................................................................................................... 48Step 5: Build Application Code in SDK ................................................................................................................. 49Step 6: Connect to Vivado Logic Analyzer........................................................................................................... 60Step 7: Setting the Processor to Fabric Cross Trigger.......................................................................................... 63Step 8: Setting the Fabric to Processor Cross-Trigger......................................................................................... 65Conclusion ........................................................................................................................................................... 66Lab Files............................................................................................................................................................... 67Send FeedbackEmbedded Processor Hardware Design www.xilinx.com 4UG940 (v2016.3) October 19, 2016Lab 3: Using the Embedded MicroBlaze Processor................................................................................................. 68Introduction......................................................................................................................................................... 68Step 1: Invoke the Vivado IDE and Create a Project............................................................................................ 69Step 2: Create an IP Integrator Design ................................................................................................................ 70Step 3: Memory-Mapping the Peripherals in IP Integrator................................................................................. 82Step 4: Validate Block Design .............................................................................................................................. 85Step 5: Generate Output Products...................................................................................................................... 85Step 6: Create a Top-Level Verilog Wrapper....................................................................................................... 86Step 7: Take the Design through Implementation .............................................................................................. 87Step 8: Exporting the Design to SDK.................................................................................................................... 87Step 9: Create a “Peripheral Test” Application ................................................................................................... 88Step 10: Executing the Software Application on a KC705 Board......................................................................... 94Step 11: Connect to Vivado Logic Analyzer......................................................................................................... 99Step 12: Setting the MicroBlaze to Logic Cross Trigger..................................................................................... 102Step 13: Setting the Logic to Processor Cross-Trigger....................................................................................... 105Conclusion ......................................................................................................................................................... 106Lab Files............................................................................................................................................................. 106Legal Notices.......................................................................................................................................................... 107Please Read: Important Legal Notices............................................................................................................... 107

UG821                         Zynq-7000 All Programmable SoC Software Developers Guide

Table of Contents

Chapter 1: Introduction to Programming with Zynq-7000 AP SoC DevicesOverview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5Architectural Decisions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6Operating System (OS) Considerations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

Chapter 2: Software Application Development FlowsIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9Software Tools Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10Bare-Metal Device Driver Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14Bare-Metal Application Development . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17linux Application Development . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21Additional Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26

Chapter 3: Boot and Configuration   啟動和配置Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27Boot Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28Boot Stages. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28Boot Image Creation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48BootROM Header Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51

Chapter 4: LinuxIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Git Server and Gitk Command. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Linux BSP Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53U-Boot. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54

Appendix A: Using BootgenIntroduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55BIF File Syntax . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55Initialization Pairs and the INT File Attribute. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58Encryption Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59Authentication Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60

UG1043        Embedded SystemTools ReferenceManual

Table of ContentsRevision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2Chapter 1: Embedded System and Tools Architecture OverviewDesign Process Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6Vivado Design Suite Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8Software Development Kit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9Chapter 2: GNU Compiler ToolsOverview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12Compiler Framework . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12Common Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14MicroBlaze Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29ARM Cortex-A9 Compiler Usage and Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46Other Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48Chapter 3: Xilinx System DebuggerSDK System Debugger . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50Xilinx System Debugger Command-Line Interface (XSDB) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51Chapter 4: Flash Memory ProgrammingOverview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52Program Flash Utility . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53Other Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55Appendix A: GNU UtilitiesGeneral Purpose Utility for MicroBlaze Processors. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60Utilities Specific to MicroBlaze Processors. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60Other Programs and Files . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63Appendix B: Additional Resources and Legal NoticesXilinx Resources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Solution Centers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Documentation Navigator and Design Hubs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64Send FeedbackUG1043 (v2016.3) October 5, 2016Embedded System Tools Reference Manual www.xilinx.com 4UG1043 (v2016.1) April 06, 2016References . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65Training Resources. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65Please Read: Important Legal Notices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66


發表評論 共有條評論
用戶名: 密碼:
驗證碼: 匿名發表
亚洲香蕉成人av网站在线观看_欧美精品成人91久久久久久久_久久久久久久久久久亚洲_热久久视久久精品18亚洲精品_国产精自产拍久久久久久_亚洲色图国产精品_91精品国产网站_中文字幕欧美日韩精品_国产精品久久久久久亚洲调教_国产精品久久一区_性夜试看影院91社区_97在线观看视频国产_68精品久久久久久欧美_欧美精品在线观看_国产精品一区二区久久精品_欧美老女人bb
2020欧美日韩在线视频| 国产精品一区二区久久久久| 色妞色视频一区二区三区四区| 亚洲欧美一区二区激情| 欧美限制级电影在线观看| 欧美激情网友自拍| 久久精品成人欧美大片古装| 亚洲色图偷窥自拍| 欧美日韩激情小视频| 欧美日韩一区二区在线| 久久久久久久一区二区三区| 色偷偷av亚洲男人的天堂| 国产精品视频免费观看www| 亚洲人成电影在线观看天堂色| 亚洲成人精品视频在线观看| 亚洲欧美色图片| 精品久久香蕉国产线看观看亚洲| 国产aⅴ夜夜欢一区二区三区| 中文字幕久热精品在线视频| 在线亚洲欧美视频| 精品成人69xx.xyz| 欧美午夜片欧美片在线观看| 亚洲欧美另类人妖| 国产不卡视频在线| 亚洲影院在线看| 亚洲欧洲高清在线| 岛国视频午夜一区免费在线观看| 欧美一区二区三区……| 国产欧美日韩视频| 亚洲欧美日韩综合| 欧美老女人bb| 国产专区精品视频| 亚洲精品乱码久久久久久按摩观| 日韩欧美有码在线| 91在线高清免费观看| 日韩av影院在线观看| 亚洲精品久久久久久下一站| 久久久亚洲国产天美传媒修理工| 亚洲第一福利视频| 中文字幕日韩电影| 国产日韩中文字幕在线| 亚洲国产精品推荐| 国产91久久婷婷一区二区| 欧美中文字幕在线视频| 国产精品羞羞答答| 国产精品白嫩美女在线观看| 成人激情在线播放| 日韩电影免费观看在线观看| 欧美精品少妇videofree| 欧美午夜精品在线| 国产精品久久久久福利| 欧美另类在线播放| 欧美日韩福利在线观看| 久久99国产精品久久久久久久久| 亚洲xxxx妇黄裸体| 少妇av一区二区三区| 中文字幕亚洲一区二区三区五十路| 98视频在线噜噜噜国产| 亚洲社区在线观看| 91老司机精品视频| 欧美高清视频一区二区| 91精品国产自产在线观看永久| 日韩在线一区二区三区免费视频| 日韩精品极品在线观看播放免费视频| 日本电影亚洲天堂| 欧美韩日一区二区| 久久人91精品久久久久久不卡| 国产欧美精品久久久| 国产九九精品视频| 国产精品av电影| 日韩国产精品视频| 亚洲免费av电影| 欧美在线视频一二三| 亚洲成av人片在线观看香蕉| 欧美激情videoshd| 日韩成人av在线| 国产精品欧美在线| 精品一区二区三区三区| 色偷偷偷亚洲综合网另类| 亚洲男人第一网站| 精品国偷自产在线视频99| 亚洲精品不卡在线| 欧美日韩视频免费播放| 最好看的2019的中文字幕视频| 在线观看亚洲视频| 精品国产一区二区三区久久| 亚洲最大的网站| 日本欧美爱爱爱| 日韩av免费在线观看| 欧美情侣性视频| 国产成人综合精品在线| 97在线日本国产| 亚洲成人在线网| 久久久精品亚洲| 日韩黄色在线免费观看| 欧美成人免费观看| 日韩在线小视频| 久久精品国产清自在天天线| 成人两性免费视频| 午夜精品久久久久久久99热| 久久久久久国产精品三级玉女聊斋| 国产精品视频免费观看www| 国产成人精品免费视频| 97国产成人精品视频| 日韩高清免费观看| 欧美日韩免费观看中文| 亚洲欧美国产另类| 亚洲综合成人婷婷小说| …久久精品99久久香蕉国产| 亚洲图片在区色| 91网站在线免费观看| 国模gogo一区二区大胆私拍| 久久久久久久一| 91在线免费网站| 日韩精品在线观看视频| 亚洲国产成人一区| 91精品久久久久久久久久久久久| 69av成年福利视频| 久久精品福利视频| 久久久久亚洲精品国产| 中文字幕精品久久| 国产精品第一视频| 欧美一区二区三区艳史| 国产一区二区三区四区福利| 色婷婷综合久久久久| 久久久久久国产免费| xxxx欧美18另类的高清| 中文字幕精品久久| 日韩成人激情视频| 欧美性感美女h网站在线观看免费| 久久精品国产2020观看福利| 成人在线中文字幕| 久久中文久久字幕| 国产成人高清激情视频在线观看| 欧美放荡办公室videos4k| 日韩成人在线视频| 欧美激情一区二区三区在线视频观看| 韩国精品美女www爽爽爽视频| 国产视频一区在线| 欧美日产国产成人免费图片| 日韩中文字幕不卡视频| 国产视频精品xxxx| 亚洲午夜精品久久久久久性色| 亚洲xxxx妇黄裸体| 91沈先生作品| 亚洲乱码国产乱码精品精| 国产精品无av码在线观看| 3344国产精品免费看| 欧美影院久久久| 亚洲成人激情视频| 亚洲a区在线视频| 在线观看欧美视频| 中文字幕欧美精品在线| 欧美性猛xxx| 欧美三级欧美成人高清www| 国产精品草莓在线免费观看| 97av在线播放| 日韩av在线导航| 狠狠躁夜夜躁人人爽天天天天97| 懂色aⅴ精品一区二区三区蜜月| 91精品视频在线播放| 亚洲乱码一区av黑人高潮| 国产精品免费小视频| 欧美午夜视频一区二区|