通常我們板子上所帶的系統時鐘是50Mhz,如果我們需要更高的頻率就需要使用pll核,通過鎖相環將頻率倍頻到更高的頻率。
我們采用將系統時鐘50Mhz倍頻到100Mz來講解: 1)選擇tools→MegaWizard Plug-In Manager
2)選擇“Creat a new custom megafunction variation”,然后Next。
3)接著選擇我們所需要的ip核,如圖所示進行設置。 ● 選擇IP核為“I/O ALTPLL”。 ● 器件系列為“Cyclone IV E”。 ● 選擇語言為“Verilog”。 ●輸入工程所在的路徑,并且在最后面加上一個名稱,然后點擊Next。
4) 接著來到了PLL的參數配置頁面,做如圖所示的設置。然后點擊Next進入下一個頁面。 ● 選擇器件的速度等級“8”。 ● 選擇輸入系統時鐘“50MHz”。
5) Input/lock頁面中,如圖3.14所示進行設置,接著點擊Next進入下一個頁面。 ● 引出該PLL硬核的’areset’信號,這是該PLL硬核的異步復位信號,高電平有效。 ● 引出該PLL硬核的’locked’信號,該信號用于指示PLL是否完成內部初始化,已經可以正常輸出了高電平有效。
6) 這里有5個可選的時鐘輸出通道,通常我們只用第一個通道其他不用 設置。 ● 勾選“Use this clock”,表示使用該時鐘輸出信號。 ● 輸入乘法因子為2,除法因子為1。相移為0,占空比為50%。
7) 配置完成后,最后在Summary頁面,如圖3.16所示,不勾選任何文件。點擊Finish完成PLL的配置。
8)在相關問價夾中生成的文件如下,可直接復制如下文件到工程中使用。
若需要定制其他頻率的pll核,不用再按照如上步驟新建pll,可在原有pll核中修改: 打開syspll文件找到defparam部分
clko_divide_by 為除法因子 clko_multiply_by 為乘法因子 input_frequency 表示時鐘周期為20000ps 即20ns或50MHZ 最后選擇相關器件。
新聞熱點
疑難解答